<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> usb ip

          大聯(lián)大世平集團推出基于onsemi產(chǎn)品的240W USB PD充電器方案

          • 近日,致力于亞太地區(qū)市場的國際領(lǐng)先半導(dǎo)體元器件分銷商---大聯(lián)大控股宣布,其旗下世平推出基于安森美(onsemi)NCP1680和NCP1345等芯片的240W USB PD充電器方案。圖示1-大聯(lián)大世平基于onsemi產(chǎn)品的240W USB PD充電器方案的展示板圖USB PD3.1協(xié)議的推出是快充領(lǐng)域的一項重大創(chuàng)新,其突破性地引入擴展功率范圍(EPR),新增28V、36V、48V三個電壓等級,并分別對應(yīng)5A電流,將最大輸出功率提升至240W,這一升級預(yù)示著快充技術(shù)將不再僅局限于傳統(tǒng)手機、電腦等消費電子
          • 關(guān)鍵字: 大聯(lián)大世平  onsemi  USB PD充電器  

          智權(quán)半導(dǎo)體/SmartDV力助高速發(fā)展的中國RISC-V CPU IP廠商走上高質(zhì)量發(fā)展之道

          • 進入2024年,全球RISC-V社群在技術(shù)和應(yīng)用兩個方向上都在加快發(fā)展,中國國內(nèi)的RISC-V CPU IP提供商也在內(nèi)核性能和應(yīng)用擴展方面取得突破。從幾周前在杭州舉行的2024年RISC-V中國峰會以及其他行業(yè)活動和廠商活動中,可以清楚地看到這一趨勢。作為全球領(lǐng)先的IP供應(yīng)商,SmartDV也從其中國的客戶和志趣相投的RISC-V CPU IP供應(yīng)商那里獲得了一些建議和垂詢,希望和我們建立伙伴關(guān)系攜手在AI時代共同推動芯片產(chǎn)業(yè)繼續(xù)高速發(fā)展。SmartDV也看到了這一新的浪潮。上一次在行業(yè)慶祝RISC-V
          • 關(guān)鍵字: 智權(quán)  SmartDV  RISC-V  CPU IP  

          聊聊USB

          • 在人類的歷史長河中,很少有一種技術(shù)或者傳輸標準能像USB那樣跟我們的生活息息相關(guān),甚至到了沒有不行的地步。USB對于今天的人們來說,就好像是空氣,是水,是我們每天必需但是又熟視無睹的東西,沒有多少人知道它從哪來,也沒多少人關(guān)心它要往哪去,對于大多數(shù)人來說,它平凡得不能再平凡了。但是,在我們“電子攻城獅”的眼里,它太有趣了,它是目前使用率最高的接口,它是我們身邊林林總總電子設(shè)備之間的高速公路。因此我們必須關(guān)注它,如果有必要,我們還不得不去了解如何才能實現(xiàn)它。作為一個USB開發(fā)者(電子愛好者),接下來我會為大
          • 關(guān)鍵字: USB  接口  

          引領(lǐng)充電新風(fēng)尚:瑞薩以低成本實現(xiàn)100W/140W電源適配器方案

          • 如今,移動設(shè)備已經(jīng)成為人們?nèi)粘I詈凸ぷ髦胁豢苫蛉钡拇嬖?。然而,隨著設(shè)備種類和功能不斷擴展,其充電需求也變得日益復(fù)雜化和多樣化。在這種背景下,為突破傳統(tǒng)充電器在功率輸出、兼容性和便攜性等方面的挑戰(zhàn),USB-C和USB PD技術(shù)應(yīng)運而生,它憑借出色的充電效率與小巧輕薄的外形,革新了電子設(shè)備的充電體驗?;赨SB-C接口和USB PD技術(shù),瑞薩推出100W/140W電源適配器方案。該方案實現(xiàn)了低成本的單端口和雙端口USB-C和USB PD 3.1電源適配器設(shè)計,具有5-20V/5A 100W雙輸出或5-28V
          • 關(guān)鍵字: USB  PD  電源適配器  

          將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰(zhàn)的任務(wù)!

          • 本系列文章從數(shù)字芯片設(shè)計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計和驗證規(guī)劃進行結(jié)合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預(yù)先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設(shè)計時需要考慮到的IP核相關(guān)因素,用八個重要主題詳細分享了利用ASIC IP來在FPGA上開發(fā)原型驗證系統(tǒng)設(shè)計時需要考量的因素。在上篇文章中,我們分享了第二到第四主題,介紹了使用FPGA進行原型設(shè)計時需要立即想到哪些基本概念、在將專為ASIC技術(shù)而設(shè)計的I
          • 關(guān)鍵字: ASIC IP  FPGA  SmartDV  

          Pulsiv發(fā)布了效率超高的65W USB-C設(shè)計,可將溫度降低30%,采用集成半有源橋,效率高達96%

          • 位于英國劍橋的電力電子技術(shù)創(chuàng)新企業(yè)Pulsiv Limited宣布推出效率超高*的65W USB-C GaN優(yōu)化參考設(shè)計,該設(shè)計旨在解決電源中的復(fù)雜熱性能挑戰(zhàn)。這一備受期待的突破性開發(fā)成果將提供其他設(shè)計中所未有的獨特功能和優(yōu)勢組合,必將徹底改變USB-C快速充電領(lǐng)域。 PSV-RDAD-65USB參考設(shè)計將Pulsiv OSMIUM技術(shù)與行業(yè)標準的準諧振反激變換器和高度優(yōu)化、超緊湊的磁性組件相結(jié)合。它能大幅降低工作溫度、盡量減小損耗并縮小尺寸,引領(lǐng)了一系列突破功率轉(zhuǎn)換現(xiàn)有邊界的設(shè)計,旨在打造一個可持續(xù)的U
          • 關(guān)鍵字: Pulsiv  USB-C  半有源橋  

          新思科技推出業(yè)內(nèi)首款獲得ISO/SAE 21434網(wǎng)絡(luò)安全合規(guī)認證的IP產(chǎn)品,加速汽車安全領(lǐng)域發(fā)展

          • 摘要:●? ?新思科技ARC HS4xFS處理器IP和新思科技IP開發(fā)流程均通過獨立審計機構(gòu)SGS-T?V Saar的ISO/SAE 21434認證?!? ?獲得ISO/SAE 21434認證可應(yīng)對不斷變化的網(wǎng)絡(luò)安全威脅,有助于在整個生命周期內(nèi)為汽車系統(tǒng)提供長期的安全性與可靠性。●? ?經(jīng)過安全風(fēng)險分析(SRA)認證的新思科技ARC HS4xFS處理器IP助力開發(fā)者能夠以安全的方式將IP集成到系統(tǒng)中,從而滿足ISO/SAE 21434要求?!?n
          • 關(guān)鍵字: 新思科技  ISO/SAE 21434  網(wǎng)絡(luò)安全合規(guī)認證  IP  汽車安全  

          USB接口的EMC設(shè)計

          • 在提到干擾對USB的影響時,差分數(shù)據(jù)傳輸與簡單的同軸電纜相比具有很大的優(yōu)勢。在感性干擾效應(yīng)(磁場)情況下,導(dǎo)線的絞合可以彌補干擾效應(yīng)。●USB控制器的輸入/輸出不是完全對稱的,因此USB信號顯示出共模干擾?!馤ayout與HF/EMC不兼容,寄生電容和缺少波阻匹配會產(chǎn)生共模干擾?!耠娐吩O(shè)計(USB濾波器)不充分,濾波器影響信號質(zhì)量,和/或插損太低?!窠涌谠O(shè)計(插座,外殼)不充分。不良的接地會減小電纜的屏蔽衰耗。濾波器具有不良的接地參考?!馯SB電纜不對稱、屏蔽不良以及沒有足夠好的接地。這種電纜會劣化信號質(zhì)
          • 關(guān)鍵字: EMC  靜電測試  USB  

          將ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務(wù)!

          • 本系列文章從數(shù)字芯片設(shè)計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計和驗證規(guī)劃進行結(jié)合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預(yù)先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設(shè)計時需要考慮到的IP核相關(guān)因素,用八個重要主題詳細分享了利用ASIC所用IP來在FPGA上開發(fā)原型驗證系統(tǒng)設(shè)計時需要考量的因素。在上篇文章中,我們介紹了將ASIC IP移植到FPGA原型平臺上的必要性,并對原型設(shè)計中各種考量因素進行了總體概述,分析開發(fā)A
          • 關(guān)鍵字: ASIC IP  FPGA  SmartDV  

          好玩的項目|使用微控制器 PIC16F1459 構(gòu)建 DIP 開關(guān) USB U盤

          • 今天給大家分享我在github上看到的一個有意思的項目:使用微控制器 PIC16F1459 構(gòu)建 DIP 開關(guān) USB U盤。(附帶電路原理圖,PCB布局設(shè)計,原始應(yīng)用程序。)主要是用撥片開關(guān)來進行配置設(shè)備,只需要撥動紅色開關(guān)就可以輕松配置文件。不需要編輯 XML 和 JSON 文件來存儲硬件或軟件的配置設(shè)置。這個項目分享給大家,步驟講解得很詳細,如果感興趣的可以動手試試。先放上成品圖。DIP 開關(guān)插電腦上圖DIP 開關(guān) U 盤的后視圖和前視圖(顏值還挺高的)一、元件選擇作者總共設(shè)計制作了兩種不同版本的D
          • 關(guān)鍵字: MCU  PIC16F1459  USB U盤  

          大聯(lián)大友尚集團推出基于ST產(chǎn)品的140W USB PD3.1快充方案

          • 致力于亞太地區(qū)市場的國際領(lǐng)先半導(dǎo)體元器件分銷商—大聯(lián)大控股近日宣布,其旗下友尚推出基于意法半導(dǎo)體(ST)ST-ONEHP器件的140W USB PD3.1快充方案。圖示1—大聯(lián)大友尚基于ST產(chǎn)品的140W USB PD3.1快充方案的展示板圖近年來,快充行業(yè)不斷經(jīng)歷創(chuàng)新升級,每一次技術(shù)的躍進都為充電的效率與安全性帶來革命性變革。特別是USB PD3.1快充標準的引入,更是為該行業(yè)的發(fā)展樹立了新的里程碑。該標準不僅將最大充電功率提升至240W,同時新增多組固定和可調(diào)輸出電壓檔位,可為各種電子設(shè)備提供更加靈活
          • 關(guān)鍵字: 友尚集團  ST  140W USB PD3.1  快充方案  

          燦芯半導(dǎo)體發(fā)布通用高性能小數(shù)分頻鎖相環(huán)IP及相關(guān)解決方案

          • 一站式定制芯片及IP供應(yīng)商——燦芯半導(dǎo)體(上海)股份有限公司近日宣布成功研發(fā)出一款通用高性能小數(shù)分頻鎖相環(huán)(fractional-N PLL) IP,支持24bits高精度小數(shù)分頻,最高輸出頻率4.5Ghz,另外還支持擴頻時鐘(SSC)功能,可以為客戶提供多功能的小數(shù)分頻 PLL解決方案。PLL電路一般用于產(chǎn)生輸出頻率,輸出頻率值與PLL的參考輸入頻率呈倍數(shù)關(guān)系。小數(shù)分頻PLL通過頻率乘法比例的小數(shù)值,實現(xiàn)更精確的輸出頻率控制,從而提供更高精度和準確度的輸出頻率。SSC發(fā)生器是在一定頻率范圍內(nèi)調(diào)制時鐘信號
          • 關(guān)鍵字: 燦芯半導(dǎo)體  小數(shù)分頻  鎖相環(huán)  IP  

          IC設(shè)計倚重IP、ASIC趨勢成形

          • 半導(dǎo)體制程進入2奈米,擷發(fā)科技董事長楊健盟指出,IC設(shè)計難度陡增,未來硅智財、ASIC角色將更加吃重,協(xié)助IC設(shè)計以SoC方式因應(yīng)AI新世代。楊健盟分析,過往IDM分拆晶圓代工之典范,將在IC設(shè)計上發(fā)生,AI時代IC設(shè)計大者恒大趨勢成形。 擷發(fā)科技已獲國際芯片大廠AI芯片外包訂單,楊健盟認為,現(xiàn)在芯片晶體管動輒百億個,考驗IC設(shè)計業(yè)者研發(fā)量能。大量采用基礎(chǔ)、接口IP使研發(fā)能力更能專注前段設(shè)計,海外大廠甚至將后段交由ASIC業(yè)者,未來倚重IP、ASIC趨勢只會更加明顯。中國臺灣半導(dǎo)體產(chǎn)業(yè)鏈在邏輯先進制程、先
          • 關(guān)鍵字: IC設(shè)計  IP  ASIC  

          半導(dǎo)體知識產(chǎn)權(quán)市場規(guī)模將增長27.1億美元

          • 根據(jù)Technavio的報告,全球半導(dǎo)體知識產(chǎn)權(quán)(IP)市場規(guī)模預(yù)計將在2024年至2028年間增長27.1億美元。預(yù)計在預(yù)測期內(nèi),市場的復(fù)合年增長率(CAGR)將超過7.47%。復(fù)雜芯片設(shè)計和多核技術(shù)的使用推動了市場的增長,同時納米光子集成電路(ICs)的出現(xiàn)也是一大趨勢。然而,半導(dǎo)體IP的重復(fù)使用構(gòu)成了一項挑戰(zhàn)。主要市場參與者包括Achronix Semiconductor Corp.、Advanced Micro Devices Inc.、Alphawave IP Group plc、Arm Ltd
          • 關(guān)鍵字: 半導(dǎo)體知識產(chǎn)權(quán)  IP  

          基于ST VIPERGAN100的100W USB電源輸送適配器參考設(shè)計方案

          • EVLVIPGAN100PD是一個 100 W 的QR 模式的反激適配器電源,具有USB Type-CTM PD的高效能參考設(shè)計方案,它是一款基于 VIPERGAN100 的隔離式電源是一款新型離線高壓轉(zhuǎn)換器,具有 650 V HEMT 功率 GaN 晶體管,專為準諧振反激式轉(zhuǎn)換器設(shè)計,能夠在寬范圍內(nèi)提供高達 100 W 的輸出功率。該方案具有:峰值效率 > 92%,符合IEC55022 B級傳導(dǎo)電磁干擾,有減少的EMI濾波器。評估板是使用意法半導(dǎo)體公司的新型先進離線切換器VI
          • 關(guān)鍵字: ST  VIPERGAN100  USB  電源輸送適配器  
          共2474條 1/165 1 2 3 4 5 6 7 8 9 10 » ›|

          usb ip介紹

          您好,目前還沒有人創(chuàng)建詞條usb ip!
          歡迎您創(chuàng)建該詞條,闡述對usb ip的理解,并與今后在此搜索usb ip的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();